@Ko_oye
付浩东 暂无简介
The Ultra-Low Power RISC-V Core
HummingBird RISC-V Software Development Kit
Verilog实验单端口RAM、简单双端口RAM、真双端口RAM、同步FIFO和异步FIFO模块。能够完全替代Xilinx官方IP核。软件版本:Vivado2018.3。
最近一年贡献:0 次
最长连续贡献:0 日
最近连续贡献:0 日
贡献度的统计数据包括代码提交、创建任务 / Pull Request、合并 Pull Request,其中代码提交的次数需本地配置的 git 邮箱是 Gitee 帐号已确认绑定的才会被统计。